IJS
Design of SVD 2.0 radiation monitors
Belle
Back

RF module design (jpg,ps,eps,pdf)
Full module design (jpg,ps,eps,pdf)


Module output pin assignment
Connector board input pin assignment
Connector board output pin assignment


Distribution box connection scheme

readout chain

Module output pin assignment:

RF module 1 <- layer 3

1) RF SRC
2) RF OUT1
3) RF OUT2
4) RF SRC
5) RTD +R
6) RTD -R
7) RTD -S
8) RTD +S

RF module 2 <- layer 2

1) RF SRC
2) RF OUT1
3) RF OUT2
4) RF SRC
5) RTD +R
6) RTD -R
7) RTD -S
8) RTD +S

Full module <- layer 1

empty
1) RTD +S
2) RTD -S
3) RTD -R
4) RTD +R
5) PIN0 LG GND
6) PIN0 LG OUT
7) V+
8) V-
9) PIN1 LG OUT
10) PIN1 LG GND
11) RF0 OUT1
12) RF0 OUT2
13) RF0 SRC
14) PIN0 HG GND
15) PIN0 HG GND
16) PIN0 HG OUT
17) V+
18) V-
19) PIN1 HG OUT
20) PIN1 HG GND
21) PIN1 HG GND
22) RF1 SRC
23) RF1 OUT1
24) RF1 OUT2
empty

Back to top

Connector board input pin assignment:


RF module 1 <- layer 3

1) RF3 SRC
2) RF3 OUT1
3) RF3 OUT2
4) RF3 SRC
5) RTD3 +R
6) RTD3 -R
7) RTD3 -S
8) RTD3 +S

RF module 2 <- layer 2

9) RF2 SRC
10) RF2 OUT1
11) RF2 OUT2
12) RF2 SRC
13) RTD2 +R
14) RTD2 -R
15) RTD2 -S
16) RTD2 +S

Full module <- layer 1 *

17) RF1 OUT2
18) RF1 OUT1
19) RF1 SRC
20) PIN1 HG GND
21) PIN1 HG GND
22) PIN1 HG OUT
23) V-
24) V+
25) PIN0 HG OUT
26) PIN0 HG GND
27) PIN0 HG GND
28) RF0 SRC
29) RF0 OUT2
30) RF0 OUT1
31) PIN1 LG GND
32) PIN1 LG OUT
33) V-
34) V+
35) PIN0 LG OUT
36) PIN0 LG GND
37) RTD1 +R
38) RTD1 -R
39) RTD1 -S
40) RTD1 +S

Back to top

Connector board output pin assignment:**


1) RTD1 -S
2) RTD1 +S
3) RTD1 +R
4) RTD1 -R
5) PIN0 LG OUT
6) PIN0 LG GND
7) V-
8) V+
9) PIN1 LG GND
10) PIN1 LG OUT
11) RF0 OUT2
12) RF0 OUT1
13) PIN0 HG GND
14) RF0 SRC
15) PIN0 HG OUT
16) PIN0 HG GND
17) V-
18) V+
19) PIN1 HG GND
20) PIN1 HG OUT
21) RF1 SRC
22) PIN1 HG GND
23) RF1 OUT2
24) RF1 OUT1
25) RTD2 -S
26) RTD2 +S
27) RTD2 +R
28) RTD2 -R
29) RF2 OUT2
30) RF2 SRC
31) RF2 SRC
32) RF2 OUT1
33) RTD3 -S
34) RTD3 +S
35) RTD3 +R
36) RTD3 -R
37) RF3 OUT2
38) RF3 SRC
39) RF3 SRC
40) RF3 OUT1

Back to top


Comments

*) Input connector to the connector board for the full module is turned. The corresponding pins are switched left to right (1<->24, 2<->23 ...).

**) Output connector from the connector board is mounted to the bottom side. Flipped odd and even pins (1<->2, 3<->4 etc.) AND switched left-right (1<->40, 2<->39)



Dejan.Zontar@ijs.si
Phone: +386 1 477 3736
Fax: +386 1 425 7074
Jozef Stefan Institute
Dept. for Experimental Particle Physics (F9)
Jamova 39, 1000 Ljubljana, Slovenija